Jednostka centralna: Różnice pomiędzy wersjami
Przejdź do nawigacji
Przejdź do wyszukiwania
Nie podano opisu zmian |
Nie podano opisu zmian |
||
(Nie pokazano 4 pośrednich wersji utworzonych przez tego samego użytkownika) | |||
Linia 1: | Linia 1: | ||
Podstawowe cechy jednostki centralnej: | |||
* długość słowa: 16 bitów numerowanych od 0 do 15 (od najbardziej, do najmniej znaczącej pozycji) | * długość słowa: 16 bitów numerowanych od 0 do 15 (od najbardziej, do najmniej znaczącej pozycji) (zobacz: [[Postać przetwarzanych informacji]]) | ||
* osiem 16-bitowych rejestrów uniwersalnych | * osiem 16-bitowych [[Rejestry i wskaźniki|rejestrów uniwersalnych]] | ||
* 32-bitowy rejestr zgłoszeń [[Przerwania|przerwań]] pogrupowanych w 11 poziomów obsługi z możliwością maskowania przerwań na 10 poziomach | * 32-bitowy rejestr zgłoszeń [[Przerwania|przerwań]] pogrupowanych w 11 poziomów obsługi z możliwością maskowania przerwań na 10 poziomach | ||
* zegar czasu rzeczywistego (opcjonalnie) | * zegar czasu rzeczywistego (opcjonalnie) | ||
* automatyczne ładowanie programu (bootstrap) | * [[Wczytywanie binarne|automatyczne ładowanie programu]] (bootstrap) | ||
* układ alarmu zasilania i automatyczny restart programu | * układ alarmu zasilania i automatyczny restart programu | ||
* możliwość pracy dwuprocesorowej | * możliwość pracy dwuprocesorowej | ||
* | * [[Lista rozkazów|121 rozkazów]] (zobacz również: [[Skorowidz kodów rozkazów]]) | ||
* arytmetyka binarna uzupełnieniowa do | * arytmetyka binarna uzupełnieniowa do dwóch | ||
* trzy rodzaje modyfikacji rozkazu: B-modyfikacja, D-modyfikacja i PRE-modyfikacja | * [[Arytmometr Wielokrotnej Precyzji]] | ||
* trzy rodzaje modyfikacji rozkazu: B-modyfikacja, D-modyfikacja i PRE-modyfikacja (zobacz: [[Wykonanie rozkazu]]) | |||
* czas cyklu pamięci FJP 1100 nsek ±10% | * czas cyklu pamięci FJP 1100 nsek ±10% | ||
* programowy podział pamięci na bloki użytkowe | * [[Pamięć operacyjna|programowy podział pamięci]] na bloki użytkowe |
Aktualna wersja na dzień 18:24, 3 sie 2014
Podstawowe cechy jednostki centralnej:
- długość słowa: 16 bitów numerowanych od 0 do 15 (od najbardziej, do najmniej znaczącej pozycji) (zobacz: Postać przetwarzanych informacji)
- osiem 16-bitowych rejestrów uniwersalnych
- 32-bitowy rejestr zgłoszeń przerwań pogrupowanych w 11 poziomów obsługi z możliwością maskowania przerwań na 10 poziomach
- zegar czasu rzeczywistego (opcjonalnie)
- automatyczne ładowanie programu (bootstrap)
- układ alarmu zasilania i automatyczny restart programu
- możliwość pracy dwuprocesorowej
- 121 rozkazów (zobacz również: Skorowidz kodów rozkazów)
- arytmetyka binarna uzupełnieniowa do dwóch
- Arytmometr Wielokrotnej Precyzji
- trzy rodzaje modyfikacji rozkazu: B-modyfikacja, D-modyfikacja i PRE-modyfikacja (zobacz: Wykonanie rozkazu)
- czas cyklu pamięci FJP 1100 nsek ±10%
- programowy podział pamięci na bloki użytkowe