System MERA-400: Różnice pomiędzy wersjami

Przejdź do nawigacji Przejdź do wyszukiwania
brak opisu edycji
Nie podano opisu zmian
Nie podano opisu zmian
Linia 1: Linia 1:
[[File:Mt mera front all.jpg|thumb|MPS-400]]
[[File:Mt mera front all.jpg|thumb|MPS-400]]


MERA-400 to 16-bitowy minikomputer zaprojektowany w Polsce. Produkowany był w latach 1976-1985 w Zakładzie Komputerów Fabryki Mierników i Komputerów ERA w Warszawie, na ulicy Łopuszańskiej 117/123. W latach 1985-1988 dalszym rozwojem komputera i serwisem istniejących instalacji zajmowało się Przedsiębiorstwo Zagraniczne [[Amepol]]. Wyprodukowano około 650 egzemplarzy. MERA-400 jest następcą [[K-202]]. Jej projekt uwzględniał łatwość przenoszenia oprogramowania, które powstało dla [[K-202]], przy jednoczesnym usunięciu wad w architekturze poprzednika.
MERA-400 to 16-bitowy minikomputer zaprojektowany w Polsce. Produkowany był w latach 1976-1985 w Zakładzie Komputerów Fabryki Mierników i Komputerów ERA w Warszawie, przy ulicy Łopuszańskiej 117/123. W latach 1985-1988 dalszym rozwojem komputera i serwisem istniejących instalacji zajmowało się Przedsiębiorstwo Zagraniczne [[Amepol]]. Łącznie wyprodukowano około 650 egzemplarzy. MERA-400 jest następcą [[K-202]]. Jej projekt uwzględniał łatwość przenoszenia oprogramowania, które powstało dla [[K-202]], przy jednoczesnym usunięciu wad w architekturze poprzednika.


System może być wyposażony w maksymalnie dwa procesory pracujące współbieżnie z wykorzystaniem wspólnej magistrali i wspólnych obszarów pamięci. Procesor operuje na 16-bitowych danych i używa 16-bitowych adresów w ramach pojedynczego segmentu [[Pamięć operacyjna|pamięci]], pozwalając każdemu procesowi na zaadresowanie 64k słów 16-bitowych. Ilość używanych segmentów pamięci ograniczona jest 4-bitowym rejestrem numeru bloku (NB), dając łączną przestrzeń adresową 1M słów 16-bitowych (jednakże ilość pamięci fizycznej używanej przez komputer mogła być znacznie większa).
System może być wyposażony w maksymalnie dwa procesory pracujące współbieżnie z wykorzystaniem wspólnej magistrali i wspólnych obszarów pamięci. Procesor operuje na 16-bitowych danych i używa 16-bitowych adresów w ramach pojedynczego segmentu [[Pamięć operacyjna|pamięci]], pozwalając każdemu procesowi na zaadresowanie 64k słów 16-bitowych. Ilość używanych segmentów pamięci ograniczona jest 4-bitowym rejestrem numeru bloku (NB), dając łączną przestrzeń adresową 1M słów 16-bitowych (jednakże ilość pamięci fizycznej używanej przez komputer mogła być znacznie większa).

Menu nawigacyjne