3035
edycji
Nie podano opisu zmian |
Nie podano opisu zmian |
||
Linia 41: | Linia 41: | ||
|- | |- | ||
| 2013-08-01 || clang 3.3 || Core2Duo @2.80GHz || 18.5 || -Ofast, mem spinlock | | 2013-08-01 || clang 3.3 || Core2Duo @2.80GHz || 18.5 || -Ofast, mem spinlock | ||
|- style="background: Lavender;" | |||
| 2013-08-19 || clang 3.3 || i3 530 @2.93GHz || 25.1 || baseline v4: cykl rozkazowy dla sint | |||
|- | |||
| 2013-08-19 || GCC 4.6.3 || i3 530 @2.93GHz || 22.7 || cykl rozkazowy dla sint | |||
|- | |||
| 2013-08-19 || clang 3.3 || Core2Duo @2.80GHz || 17.0 || cykl rozkazowy dla sint | |||
|- | |||
| 2013-08-19 || GCC 4.6.3 || Core2Duo @2.80GHz || 18.3 || cykl rozkazowy dla sint | |||
|} | |} |