Specjalizowany Procesor Meteorologiczny: Różnice pomiędzy wersjami

Z MERA 400 wiki
Przejdź do nawigacji Przejdź do wyszukiwania
Nie podano opisu zmian
Nie podano opisu zmian
Linia 4: Linia 4:


Jego następcą był SPM-2 zbudowany w oparciu o mikroprocesor 8085 i układy AMD 2900.
Jego następcą był SPM-2 zbudowany w oparciu o mikroprocesor 8085 i układy AMD 2900.
= Pakiety składowe =
Poniższa tabela przedstawia elementy systemu skonstruowane w postaci wąskich (140x300mm) pakietów MERY-400. Zdjęcia prezentują prototypowe wersje płytek drukowanych SPM-1 (produkcyjne były lakierowane).
{| class="wikitable"
! Awers !! Rewers !! Oznaczenie !! Nazwa bloku funkcjonalnego !! Projektant
|-
| || || BS-3 || Blok Sterowania || Krzysztof Wasiek
|-
| || || BPW-5 || Blok Przekształcania Współrzędnych || Janusz Popko
|-
| || || BPW-1 || Blok Przekształcania Współrzędnych || Janusz Popko
|-
| || || BT-1 || Blok Transmisji || Krzysztof Szaniawski
|-
| || || BU3 || Blok Uśredniania || Janusz Popko
|-
| || || R1-BU-1 || Blok Uśredniania || Janusz Popko
|-
| || || BPD-8K || Blok Pamięci Danych || Jerzy Słomczyński, Tomasz Kościelny
|-
| || || BPD-6 || Blok Pamięci Danych || Jerzy Słomczyński, Tomasz Kościelny
|}

Wersja z 16:22, 6 sie 2014

Specjalizowany Procesor Meteorologiczny (SPM-1), opracowany w latach 1981-1985 na zlecenie Instytutu Technicznego Wojsk Lotniczych przy współpracy z IMGW, był elementem systememu przetwarzania sygnału radaru meteorologicznego MRŁ-2. SPM-1 opracowany został w zespole pracowników zakładów ERA, w którego skład wchodzili: Janusz Popko, Krzysztof Wasiek, Tomasz Kościelny, Krzysztof Szaniawski i Jerzy Słomczyński. Autorami koncepcji procesora i osobami przedstawiającymi założenia konstruktorom byli pracownicy ITWL: mgr inż. Edmund Małycha i ppłk Roman Marchwicki.

SPM-1 miał za zadanie przekształcać sygnał wizyjny radaru na postać cyfrową, gromadzić dane, a po wstępnej obróbce przekazywać minikomputerowi MERA-400 do dalszej obróbki, analizy i prezentacji w postaci wydruku. Wykonany był w technologii TTL z pamięcią półprzewodnikową, w postaci wąskich pakietów montowanych w szufladach MERY-400.

Jego następcą był SPM-2 zbudowany w oparciu o mikroprocesor 8085 i układy AMD 2900.

Pakiety składowe

Poniższa tabela przedstawia elementy systemu skonstruowane w postaci wąskich (140x300mm) pakietów MERY-400. Zdjęcia prezentują prototypowe wersje płytek drukowanych SPM-1 (produkcyjne były lakierowane).

Awers Rewers Oznaczenie Nazwa bloku funkcjonalnego Projektant
BS-3 Blok Sterowania Krzysztof Wasiek
BPW-5 Blok Przekształcania Współrzędnych Janusz Popko
BPW-1 Blok Przekształcania Współrzędnych Janusz Popko
BT-1 Blok Transmisji Krzysztof Szaniawski
BU3 Blok Uśredniania Janusz Popko
R1-BU-1 Blok Uśredniania Janusz Popko
BPD-8K Blok Pamięci Danych Jerzy Słomczyński, Tomasz Kościelny
BPD-6 Blok Pamięci Danych Jerzy Słomczyński, Tomasz Kościelny